日期:2013-11-06 09:58
、更低的成本。
当前的视频监控应用,对FPGA器件性能提出了更高的要求,包括:
一是更高的系统时钟频率。对于处理1080p分辨率、帧率为50fps/60fps的视频,FPGA硬件流水线的系统时钟至少需运行在148.5MHz或以上。还需要FPGA提供160MHz或以上的系统最高主频。
二是FPGA需经常承担单位时间内基于视频帧的高密度数据运算。不同的算法所需要读取的参考帧数量不同。这些高清视频帧数据的快速访问,需要FPGA提供足够大的DDRSDRAM读写有效带宽。每增加1帧1080p/50的YUV422数据读取,需DDRSDRAM控制器增加210MBps的有效带宽。